로드 중...
현재 시스템이 작동되지 않습니다. 나중에 다시 시도해 주세요.
연간 인용횟수
중복된 서지정보
다음 학술 문서는 학술검색에서 병합되어 있습니다.
총 인용
횟수가 첫 번째 학술 문서에 대해서만 계산됩니다.
병합된 서지정보
이 '인용' 횟수는 학술검색의 다음 학술 문서에 대한 인용문을 포함합니다.
*
표시된 인용문은 프로필에 있는 학술 문서와 다를 수 있습니다.
공동 저자 추가
공동 저자
팔로우
이 저자의 새 학술자료
이 저자를 인용한 새 학술자료
이 저자의 연구와 관련된 새 학술자료
업데이트를 받을 이메일 주소
완료
내 프로필
내 서재
통계
알리미
설정
로그인
로그인
내 프로필 만들기
인용
모두 보기
전체
2019년 이후
서지정보
19
2
h-index
2
1
i10-index
1
0
0
4
2
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
4
1
4
1
1
1
2
1
2
1
1
팔로우
He Huang (黄河)
CPU Microarchitect,
AMD
amd.com의 이메일 확인됨 -
홈페이지
CPU/ccNUMA microarchitecture
학술자료
인용
제목
정렬
서지정보순 정렬
연도순 정렬
제목순 정렬
인용
인용
연도
Architecture supported synchronization-based cache coherence protocol for many-core processors
H Huang, N Yuan, W Lin, G Long, F Song, L Yu, Y Liu, L Liu, Y Zhou, X Ye, ...
CMP-MSI’08, ISCA Workshop
, 2008
17
2008
Rainbow: Efficient Memory Race Recording with High Replay Parallelism for Relaxed Memory Model
X Qian, H Huang, B Sahelices, D Qian
High Performance Computer Architecture (HPCA), 2013 IEEE 19th International …
, 2013
2
2013
현재 시스템이 작동되지 않습니다. 나중에 다시 시도해 주세요.
학술자료 1–2
더보기
개인정보처리방침
약관
도움말
학술검색 정보
검색 도움말